Kevin Bowling wrote: > Roman, > > Interesting.. can you set DBG to 1 sys/dev/e1000/e1000_osdep.h Line > 109 so we can see closer what is failing to initialize?
Hi Kevin, Here's a relevant bit of dmesg with debug enabled: igb1: <Intel(R) PRO/1000 PCI-Express Network Driver> port 0xe040-0xe05f mem 0xf7800000-0xf79fffff,0xf7c08000-0xf7c0bfff irq 17 at device 0.1 on pci1 e1000_set_mac_type igb1: attach_pre capping queues at 8 e1000_set_mac_type e1000_init_mac_ops_generic e1000_init_phy_ops_generic e1000_init_nvm_ops_generic e1000_init_function_pointers_82575 e1000_init_mac_params_82575 e1000_read_sfp_data_byte e1000_read_sfp_data_byte e1000_init_nvm_params_82575 e1000_init_phy_params_82575 e1000_reset_mdicnfg_82580 e1000_sgmii_uses_mdio_82575 e1000_get_phy_id_82575 e1000_sgmii_uses_mdio_82575 e1000_read_phy_reg_sgmii_82575 e1000_acquire_phy_82575 e1000_acquire_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore e1000_read_phy_reg_i2c I2CCMD Error bit set e1000_release_phy_82575 e1000_release_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore PHY address 1 was unreadable e1000_read_phy_reg_sgmii_82575 e1000_acquire_phy_82575 e1000_acquire_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore e1000_read_phy_reg_i2c I2CCMD Error bit set e1000_release_phy_82575 e1000_release_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore PHY address 2 was unreadable e1000_read_phy_reg_sgmii_82575 e1000_acquire_phy_82575 e1000_acquire_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore e1000_read_phy_reg_i2c I2CCMD Error bit set e1000_release_phy_82575 e1000_release_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore PHY address 3 was unreadable e1000_read_phy_reg_sgmii_82575 e1000_acquire_phy_82575 e1000_acquire_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore e1000_read_phy_reg_i2c I2CCMD Error bit set e1000_release_phy_82575 e1000_release_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore PHY address 4 was unreadable e1000_read_phy_reg_sgmii_82575 e1000_acquire_phy_82575 e1000_acquire_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore e1000_read_phy_reg_i2c I2CCMD Error bit set e1000_release_phy_82575 e1000_release_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore PHY address 5 was unreadable e1000_read_phy_reg_sgmii_82575 e1000_acquire_phy_82575 e1000_acquire_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore e1000_read_phy_reg_i2c I2CCMD Error bit set e1000_release_phy_82575 e1000_release_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore PHY address 6 was unreadable e1000_read_phy_reg_sgmii_82575 e1000_acquire_phy_82575 e1000_acquire_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore e1000_read_phy_reg_i2c I2CCMD Error bit set e1000_release_phy_82575 e1000_release_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore PHY address 7 was unreadable PHY Initialization Error igb1: Setup of Shared code failed, error -2 igb1: IFDI_ATTACH_PRE failed 6 device_attach: igb1 attach returned 6 I've also attached a complete dmesg. > Regards, > Kevin > > On Sun, Aug 19, 2018 at 7:21 AM, Roman Bogorodskiy <no...@freebsd.org> wrote: > > Hi, > > > > I have a 4-port Intel I350 network card. When I plug sfp rj45 module to > > one of the ports, devices fails to initialise, e.g. ifconfig(8) only > > shows three igb interfaces (expected to be four): > > > > igb0: flags=8802<BROADCAST,SIMPLEX,MULTICAST> metric 0 mtu 1500 > > > > options=e505bb<RXCSUM,TXCSUM,VLAN_MTU,VLAN_HWTAGGING,JUMBO_MTU,VLAN_HWCSUM,TSO4,LRO,VLAN_HWFILTER,VLAN_HWTSO,RXCSUM_IPV6,TXCSUM_IPV6> > > ether 00:12:c0:00:e9:14 > > media: Ethernet autoselect > > status: no carrier > > nd6 options=29<PERFORMNUD,IFDISABLED,AUTO_LINKLOCAL> > > igb1: flags=8802<BROADCAST,SIMPLEX,MULTICAST> metric 0 mtu 1500 > > > > options=e505bb<RXCSUM,TXCSUM,VLAN_MTU,VLAN_HWTAGGING,JUMBO_MTU,VLAN_HWCSUM,TSO4,LRO,VLAN_HWFILTER,VLAN_HWTSO,RXCSUM_IPV6,TXCSUM_IPV6> > > ether 00:12:c0:00:e9:16 > > media: Ethernet autoselect > > status: no carrier > > nd6 options=29<PERFORMNUD,IFDISABLED,AUTO_LINKLOCAL> > > igb2: flags=8802<BROADCAST,SIMPLEX,MULTICAST> metric 0 mtu 1500 > > > > options=e505bb<RXCSUM,TXCSUM,VLAN_MTU,VLAN_HWTAGGING,JUMBO_MTU,VLAN_HWCSUM,TSO4,LRO,VLAN_HWFILTER,VLAN_HWTSO,RXCSUM_IPV6,TXCSUM_IPV6> > > ether 00:12:c0:00:e9:17 > > media: Ethernet autoselect > > status: no carrier > > nd6 options=29<PERFORMNUD,IFDISABLED,AUTO_LINKLOCAL> > > > > dmesg has the following: > > > > igb0: <Intel(R) PRO/1000 PCI-Express Network Driver> port 0xe060-0xe07f mem > > 0xf7a00000-0xf7bfffff,0xf7c0c000-0xf7c0ffff irq 16 at device 0.0 on pci1 > > igb0: attach_pre capping queues at 8 > > igb0: using 1024 tx descriptors and 1024 rx descriptors > > igb0: msix_init qsets capped at 8 > > igb0: pxm cpus: 4 queue msgs: 9 admincnt: 1 > > igb0: using 4 rx queues 4 tx queues > > igb0: Using MSIX interrupts with 5 vectors > > igb0: allocated for 4 tx_queues > > igb0: allocated for 4 rx_queues > > igb0: Ethernet address: 00:12:c0:00:e9:14 > > igb0: netmap queues/slots: TX 4/1024, RX 4/1024 > > igb1: <Intel(R) PRO/1000 PCI-Express Network Driver> port 0xe040-0xe05f mem > > 0xf7800000-0xf79fffff,0xf7c08000-0xf7c0bfff irq 17 at device 0.1 on pci1 > > igb1: attach_pre capping queues at 8 > > igb1: Setup of Shared code failed, error -2 > > igb1: IFDI_ATTACH_PRE failed 6 > > device_attach: igb1 attach returned 6 > > igb1: <Intel(R) PRO/1000 PCI-Express Network Driver> port 0xe020-0xe03f mem > > 0xf7600000-0xf77fffff,0xf7c04000-0xf7c07fff irq 18 at device 0.2 on pci1 > > igb1: attach_pre capping queues at 8 > > igb1: using 1024 tx descriptors and 1024 rx descriptors > > igb1: msix_init qsets capped at 8 > > igb1: pxm cpus: 4 queue msgs: 9 admincnt: 1 > > igb1: using 4 rx queues 4 tx queues > > igb1: Using MSIX interrupts with 5 vectors > > igb1: allocated for 4 tx_queues > > igb1: allocated for 4 rx_queues > > igb1: Ethernet address: 00:12:c0:00:e9:16 > > igb1: netmap queues/slots: TX 4/1024, RX 4/1024 > > igb2: <Intel(R) PRO/1000 PCI-Express Network Driver> port 0xe000-0xe01f mem > > 0xf7400000-0xf75fffff,0xf7c00000-0xf7c03fff irq 19 at device 0.3 on pci1 > > igb2: attach_pre capping queues at 8 > > igb2: using 1024 tx descriptors and 1024 rx descriptors > > igb2: msix_init qsets capped at 8 > > igb2: pxm cpus: 4 queue msgs: 9 admincnt: 1 > > igb2: using 4 rx queues 4 tx queues > > igb2: Using MSIX interrupts with 5 vectors > > igb2: allocated for 4 tx_queues > > igb2: allocated for 4 rx_queues > > igb2: Ethernet address: 00:12:c0:00:e9:17 > > igb2: netmap queues/slots: TX 4/1024, RX 4/1024 > > > > And in pciconf(8) it shows as: > > > > igb0@pci0:1:0:0: class=0x020000 card=0x00101b6d chip=0x15228086 > > rev=0x01 hdr=0x00 > > vendor = 'Intel Corporation' > > device = 'I350 Gigabit Fiber Network Connection' > > class = network > > subclass = ethernet > > none1@pci0:1:0:1: class=0x020000 card=0x00101b6d chip=0x15228086 > > rev=0x01 hdr=0x00 > > vendor = 'Intel Corporation' > > device = 'I350 Gigabit Fiber Network Connection' > > class = network > > subclass = ethernet > > igb1@pci0:1:0:2: class=0x020000 card=0x00101b6d chip=0x15228086 > > rev=0x01 hdr=0x00 > > vendor = 'Intel Corporation' > > device = 'I350 Gigabit Fiber Network Connection' > > class = network > > subclass = ethernet > > igb2@pci0:1:0:3: class=0x020000 card=0x00101b6d chip=0x15228086 > > rev=0x01 hdr=0x00 > > vendor = 'Intel Corporation' > > device = 'I350 Gigabit Fiber Network Connection' > > class = network > > subclass = ethernet > > > > Any suggestions what could be wrong with that? > > > > The host is FreeBSD 12.0-ALPHA1 amd64 @ r337885. I don't know how/if it > > worked before, just plugged that in. > > > > Roman Bogorodskiy Roman Bogorodskiy
---<<BOOT>>--- Copyright (c) 1992-2018 The FreeBSD Project. Copyright (c) 1979, 1980, 1983, 1986, 1988, 1989, 1991, 1992, 1993, 1994 The Regents of the University of California. All rights reserved. FreeBSD is a registered trademark of The FreeBSD Foundation. FreeBSD 12.0-ALPHA1 #36 r337885M: Wed Aug 22 10:38:26 +04 2018 root@romashka:/usr/obj/usr/src/amd64.amd64/sys/GENERIC amd64 FreeBSD clang version 6.0.1 (tags/RELEASE_601/final 335540) (based on LLVM 6.0.1) WARNING: WITNESS option enabled, expect reduced performance. VT(vga): resolution 640x480 CPU: Intel(R) Core(TM) i5-2310 CPU @ 2.90GHz (2893.49-MHz K8-class CPU) Origin="GenuineIntel" Id=0x206a7 Family=0x6 Model=0x2a Stepping=7 Features=0xbfebfbff<FPU,VME,DE,PSE,TSC,MSR,PAE,MCE,CX8,APIC,SEP,MTRR,PGE,MCA,CMOV,PAT,PSE36,CLFLUSH,DTS,ACPI,MMX,FXSR,SSE,SSE2,SS,HTT,TM,PBE> Features2=0x1f9ae3bf<SSE3,PCLMULQDQ,DTES64,MON,DS_CPL,VMX,EST,TM2,SSSE3,CX16,xTPR,PDCM,PCID,SSE4.1,SSE4.2,POPCNT,TSCDLT,AESNI,XSAVE,OSXSAVE,AVX> AMD Features=0x28100800<SYSCALL,NX,RDTSCP,LM> AMD Features2=0x1<LAHF> XSAVE Features=0x1<XSAVEOPT> VT-x: PAT,HLT,MTF,PAUSE,EPT,UG,VPID TSC: P-state invariant, performance statistics real memory = 17179869184 (16384 MB) avail memory = 16474390528 (15711 MB) Event timer "LAPIC" quality 600 ACPI APIC Table: <ALASKA A M I> FreeBSD/SMP: Multiprocessor System Detected: 4 CPUs FreeBSD/SMP: 1 package(s) x 4 core(s) random: unblocking device. ioapic0 <Version 2.0> irqs 0-23 on motherboard Launching APs: 2 3 1 Timecounter "TSC-low" frequency 1446744356 Hz quality 1000 random: entropy device external interface [ath_hal] loaded module_register_init: MOD_LOAD (vesa, 0xffffffff81103160, 0) error 19 kbd1 at kbdmux0 netmap: loaded module nexus0 vtvga0: <VT VGA driver> on motherboard cryptosoft0: <software crypto> on motherboard acpi0: <ALASKA A M I> on motherboard acpi0: Power Button (fixed) unknown: I/O range not supported cpu0: <ACPI CPU> on acpi0 hpet0: <High Precision Event Timer> iomem 0xfed00000-0xfed003ff on acpi0 Timecounter "HPET" frequency 14318180 Hz quality 950 Event timer "HPET" frequency 14318180 Hz quality 550 Event timer "HPET1" frequency 14318180 Hz quality 440 Event timer "HPET2" frequency 14318180 Hz quality 440 Event timer "HPET3" frequency 14318180 Hz quality 440 Event timer "HPET4" frequency 14318180 Hz quality 440 atrtc0: <AT realtime clock> port 0x70-0x77 irq 8 on acpi0 atrtc0: Warning: Couldn't map I/O. atrtc0: registered as a time-of-day clock, resolution 1.000000s Event timer "RTC" frequency 32768 Hz quality 0 attimer0: <AT timer> port 0x40-0x43,0x50-0x53 irq 0 on acpi0 Timecounter "i8254" frequency 1193182 Hz quality 0 Event timer "i8254" frequency 1193182 Hz quality 100 Timecounter "ACPI-fast" frequency 3579545 Hz quality 900 acpi_timer0: <24-bit timer at 3.579545MHz> port 0x408-0x40b on acpi0 pcib0: <ACPI Host-PCI bridge> port 0xcf8-0xcff on acpi0 pci0: <ACPI PCI bus> on pcib0 pcib1: <ACPI PCI-PCI bridge> irq 16 at device 1.0 on pci0 pci1: <ACPI PCI bus> on pcib1 igb0: <Intel(R) PRO/1000 PCI-Express Network Driver> port 0xe060-0xe07f mem 0xf7a00000-0xf7bfffff,0xf7c0c000-0xf7c0ffff irq 16 at device 0.0 on pci1 e1000_set_mac_type igb0: attach_pre capping queues at 8 e1000_set_mac_type e1000_init_mac_ops_generic e1000_init_phy_ops_generic e1000_init_nvm_ops_generic e1000_init_function_pointers_82575 e1000_init_mac_params_82575 e1000_read_sfp_data_byte I2CCMD Error bit set e1000_read_sfp_data_byte I2CCMD Error bit set e1000_read_sfp_data_byte I2CCMD Error bit set e1000_init_nvm_params_82575 e1000_init_phy_params_82575 e1000_get_bus_info_pcie_generic e1000_null_ops_generic e1000_reset_hw_82580 e1000_disable_pcie_master_generic Masking off all interrupts e1000_get_auto_rd_done_generic e1000_reset_mdicnfg_82580 e1000_check_alt_mac_addr_generic e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_validate_nvm_checksum_i350 e1000_validate_nvm_checksum_with_offset e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_validate_nvm_checksum_with_offset e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_validate_nvm_checksum_with_offset e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_validate_nvm_checksum_with_offset e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_mac_addr_82575 e1000_check_alt_mac_addr_generic e1000_read_nvm_eerd e1000_poll_eerd_eewr_done ULP_CONFIG_DONE cleared after 0msec e1000_enable_mng_pass_thru igb0: using 1024 tx descriptors and 1024 rx descriptors igb0: msix_init qsets capped at 8 igb0: pxm cpus: 4 queue msgs: 9 admincnt: 1 igb0: using 4 rx queues 4 tx queues igb0: Using MSIX interrupts with 5 vectors igb0: allocated for 4 tx_queues igb0: allocated for 4 rx_queues igb0: Ethernet address: 00:12:c0:00:e9:14 e1000_reset_hw_82580 e1000_disable_pcie_master_generic Masking off all interrupts e1000_get_auto_rd_done_generic e1000_reset_mdicnfg_82580 e1000_check_alt_mac_addr_generic e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_init_hw_82575 e1000_id_led_init_generic e1000_valid_led_default_82575 e1000_read_nvm_eerd e1000_poll_eerd_eewr_done Initializing the IEEE VLAN e1000_clear_vfta_350 e1000_init_rx_addrs_generic Programming MAC Address into RAR[0] e1000_rar_set_generic Clearing RAR[1-31] e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic Zeroing the MTA Zeroing the UTA e1000_setup_link_generic e1000_null_ops_generic After fix-ups FlowControl is now = 3 e1000_setup_serdes_link_82575 Configuring Autoneg:PCS_LCTL=0x0217000C Initializing the Flow Control address, type and timer regs e1000_set_fc_watermarks_generic e1000_clear_hw_cntrs_82575 e1000_clear_hw_cntrs_base_generic e1000_null_ops_generic e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. igb0: netmap queues/slots: TX 4/1024, RX 4/1024 igb1: <Intel(R) PRO/1000 PCI-Express Network Driver> port 0xe040-0xe05f mem 0xf7800000-0xf79fffff,0xf7c08000-0xf7c0bfff irq 17 at device 0.1 on pci1 e1000_set_mac_type igb1: attach_pre capping queues at 8 e1000_set_mac_type e1000_init_mac_ops_generic e1000_init_phy_ops_generic e1000_init_nvm_ops_generic e1000_init_function_pointers_82575 e1000_init_mac_params_82575 e1000_read_sfp_data_byte e1000_read_sfp_data_byte e1000_init_nvm_params_82575 e1000_init_phy_params_82575 e1000_reset_mdicnfg_82580 e1000_sgmii_uses_mdio_82575 e1000_get_phy_id_82575 e1000_sgmii_uses_mdio_82575 e1000_read_phy_reg_sgmii_82575 e1000_acquire_phy_82575 e1000_acquire_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore e1000_read_phy_reg_i2c I2CCMD Error bit set e1000_release_phy_82575 e1000_release_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore PHY address 1 was unreadable e1000_read_phy_reg_sgmii_82575 e1000_acquire_phy_82575 e1000_acquire_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore e1000_read_phy_reg_i2c I2CCMD Error bit set e1000_release_phy_82575 e1000_release_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore PHY address 2 was unreadable e1000_read_phy_reg_sgmii_82575 e1000_acquire_phy_82575 e1000_acquire_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore e1000_read_phy_reg_i2c I2CCMD Error bit set e1000_release_phy_82575 e1000_release_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore PHY address 3 was unreadable e1000_read_phy_reg_sgmii_82575 e1000_acquire_phy_82575 e1000_acquire_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore e1000_read_phy_reg_i2c I2CCMD Error bit set e1000_release_phy_82575 e1000_release_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore PHY address 4 was unreadable e1000_read_phy_reg_sgmii_82575 e1000_acquire_phy_82575 e1000_acquire_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore e1000_read_phy_reg_i2c I2CCMD Error bit set e1000_release_phy_82575 e1000_release_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore PHY address 5 was unreadable e1000_read_phy_reg_sgmii_82575 e1000_acquire_phy_82575 e1000_acquire_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore e1000_read_phy_reg_i2c I2CCMD Error bit set e1000_release_phy_82575 e1000_release_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore PHY address 6 was unreadable e1000_read_phy_reg_sgmii_82575 e1000_acquire_phy_82575 e1000_acquire_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore e1000_read_phy_reg_i2c I2CCMD Error bit set e1000_release_phy_82575 e1000_release_swfw_sync e1000_get_hw_semaphore e1000_put_hw_semaphore PHY address 7 was unreadable PHY Initialization Error igb1: Setup of Shared code failed, error -2 igb1: IFDI_ATTACH_PRE failed 6 device_attach: igb1 attach returned 6 igb1: <Intel(R) PRO/1000 PCI-Express Network Driver> port 0xe020-0xe03f mem 0xf7600000-0xf77fffff,0xf7c04000-0xf7c07fff irq 18 at device 0.2 on pci1 e1000_set_mac_type igb1: attach_pre capping queues at 8 e1000_set_mac_type e1000_init_mac_ops_generic e1000_init_phy_ops_generic e1000_init_nvm_ops_generic e1000_init_function_pointers_82575 e1000_init_mac_params_82575 e1000_read_sfp_data_byte I2CCMD Error bit set e1000_read_sfp_data_byte I2CCMD Error bit set e1000_read_sfp_data_byte I2CCMD Error bit set e1000_init_nvm_params_82575 e1000_init_phy_params_82575 e1000_get_bus_info_pcie_generic e1000_null_ops_generic e1000_reset_hw_82580 e1000_disable_pcie_master_generic Masking off all interrupts e1000_get_auto_rd_done_generic e1000_reset_mdicnfg_82580 e1000_check_alt_mac_addr_generic e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_validate_nvm_checksum_i350 e1000_validate_nvm_checksum_with_offset e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_validate_nvm_checksum_with_offset e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_validate_nvm_checksum_with_offset e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_validate_nvm_checksum_with_offset e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_mac_addr_82575 e1000_check_alt_mac_addr_generic e1000_read_nvm_eerd e1000_poll_eerd_eewr_done ULP_CONFIG_DONE cleared after 0msec e1000_enable_mng_pass_thru igb1: using 1024 tx descriptors and 1024 rx descriptors igb1: msix_init qsets capped at 8 igb1: pxm cpus: 4 queue msgs: 9 admincnt: 1 igb1: using 4 rx queues 4 tx queues igb1: Using MSIX interrupts with 5 vectors igb1: allocated for 4 tx_queues igb1: allocated for 4 rx_queues igb1: Ethernet address: 00:12:c0:00:e9:16 e1000_reset_hw_82580 e1000_disable_pcie_master_generic Masking off all interrupts e1000_get_auto_rd_done_generic e1000_reset_mdicnfg_82580 e1000_check_alt_mac_addr_generic e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_init_hw_82575 e1000_id_led_init_generic e1000_valid_led_default_82575 e1000_read_nvm_eerd e1000_poll_eerd_eewr_done Initializing the IEEE VLAN e1000_clear_vfta_350 e1000_init_rx_addrs_generic Programming MAC Address into RAR[0] e1000_rar_set_generic Clearing RAR[1-31] e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic Zeroing the MTA Zeroing the UTA e1000_setup_link_generic e1000_null_ops_generic After fix-ups FlowControl is now = 3 e1000_setup_serdes_link_82575 Configuring Autoneg:PCS_LCTL=0x0217000C Initializing the Flow Control address, type and timer regs e1000_set_fc_watermarks_generic e1000_clear_hw_cntrs_82575 e1000_clear_hw_cntrs_base_generic e1000_null_ops_generic e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. igb1: netmap queues/slots: TX 4/1024, RX 4/1024 igb2: <Intel(R) PRO/1000 PCI-Express Network Driver> port 0xe000-0xe01f mem 0xf7400000-0xf75fffff,0xf7c00000-0xf7c03fff irq 19 at device 0.3 on pci1 e1000_set_mac_type igb2: attach_pre capping queues at 8 e1000_set_mac_type e1000_init_mac_ops_generic e1000_init_phy_ops_generic e1000_init_nvm_ops_generic e1000_init_function_pointers_82575 e1000_init_mac_params_82575 e1000_read_sfp_data_byte I2CCMD Error bit set e1000_read_sfp_data_byte I2CCMD Error bit set e1000_read_sfp_data_byte I2CCMD Error bit set e1000_init_nvm_params_82575 e1000_init_phy_params_82575 e1000_get_bus_info_pcie_generic e1000_null_ops_generic e1000_reset_hw_82580 e1000_disable_pcie_master_generic Masking off all interrupts e1000_get_auto_rd_done_generic e1000_reset_mdicnfg_82580 e1000_check_alt_mac_addr_generic e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_validate_nvm_checksum_i350 e1000_validate_nvm_checksum_with_offset e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_validate_nvm_checksum_with_offset e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_validate_nvm_checksum_with_offset e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_validate_nvm_checksum_with_offset e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_read_mac_addr_82575 e1000_check_alt_mac_addr_generic e1000_read_nvm_eerd e1000_poll_eerd_eewr_done ULP_CONFIG_DONE cleared after 0msec e1000_enable_mng_pass_thru igb2: using 1024 tx descriptors and 1024 rx descriptors igb2: msix_init qsets capped at 8 igb2: pxm cpus: 4 queue msgs: 9 admincnt: 1 igb2: using 4 rx queues 4 tx queues igb2: Using MSIX interrupts with 5 vectors igb2: allocated for 4 tx_queues igb2: allocated for 4 rx_queues igb2: Ethernet address: 00:12:c0:00:e9:17 e1000_reset_hw_82580 e1000_disable_pcie_master_generic Masking off all interrupts e1000_get_auto_rd_done_generic e1000_reset_mdicnfg_82580 e1000_check_alt_mac_addr_generic e1000_read_nvm_eerd e1000_poll_eerd_eewr_done e1000_init_hw_82575 e1000_id_led_init_generic e1000_valid_led_default_82575 e1000_read_nvm_eerd e1000_poll_eerd_eewr_done Initializing the IEEE VLAN e1000_clear_vfta_350 e1000_init_rx_addrs_generic Programming MAC Address into RAR[0] e1000_rar_set_generic Clearing RAR[1-31] e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic e1000_rar_set_generic Zeroing the MTA Zeroing the UTA e1000_setup_link_generic e1000_null_ops_generic After fix-ups FlowControl is now = 3 e1000_setup_serdes_link_82575 Configuring Autoneg:PCS_LCTL=0x0217000C Initializing the Flow Control address, type and timer regs e1000_set_fc_watermarks_generic e1000_clear_hw_cntrs_82575 e1000_clear_hw_cntrs_base_generic e1000_null_ops_generic e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. igb2: netmap queues/slots: TX 4/1024, RX 4/1024 vgapci0: <VGA-compatible display> port 0xf000-0xf03f mem 0xf7000000-0xf73fffff,0xe0000000-0xefffffff irq 16 at device 2.0 on pci0 vgapci0: Boot video device ehci0: <Intel Cougar Point USB 2.0 controller> mem 0xf7d02000-0xf7d023ff irq 16 at device 26.0 on pci0 usbus0: EHCI version 1.0 usbus0 on ehci0 usbus0: 480Mbps High Speed USB v2.0 pcib2: <ACPI PCI-PCI bridge> irq 16 at device 28.0 on pci0 pci2: <ACPI PCI bus> on pcib2 pcib3: <ACPI PCI-PCI bridge> irq 16 at device 28.4 on pci0 pci3: <ACPI PCI bus> on pcib3 re0: <RealTek 810xE PCIe 10/100baseTX> port 0xd000-0xd0ff mem 0xf0004000-0xf0004fff,0xf0000000-0xf0003fff irq 16 at device 0.0 on pci3 re0: Using 1 MSI-X message re0: Chip rev. 0x40800000 re0: MAC rev. 0x00200000 miibus0: <MII bus> on re0 rlphy0: <RTL8201E 10/100 media interface> PHY 1 on miibus0 rlphy0: 10baseT, 10baseT-FDX, 100baseTX, 100baseTX-FDX, auto, auto-flow re0: Using defaults for TSO: 65518/35/2048 re0: Ethernet address: 44:8a:5b:5b:70:5d re0: netmap queues/slots: TX 1/256, RX 1/256 ehci1: <Intel Cougar Point USB 2.0 controller> mem 0xf7d01000-0xf7d013ff irq 23 at device 29.0 on pci0 usbus1: EHCI version 1.0 usbus1 on ehci1 usbus1: 480Mbps High Speed USB v2.0 isab0: <PCI-ISA bridge> at device 31.0 on pci0 isa0: <ISA bus> on isab0 atapci0: <Intel Cougar Point SATA600 controller> port 0xf110-0xf117,0xf100-0xf103,0xf0f0-0xf0f7,0xf0e0-0xf0e3,0xf0d0-0xf0df,0xf0c0-0xf0cf irq 19 at device 31.2 on pci0 ata2: <ATA channel> at channel 0 on atapci0 ata3: <ATA channel> at channel 1 on atapci0 atapci1: <Intel Cougar Point SATA300 controller> port 0xf0b0-0xf0b7,0xf0a0-0xf0a3,0xf090-0xf097,0xf080-0xf083,0xf070-0xf07f,0xf060-0xf06f irq 19 at device 31.5 on pci0 ata4: <ATA channel> at channel 0 on atapci1 ata5: <ATA channel> at channel 1 on atapci1 acpi_button0: <Power Button> on acpi0 acpi_tz0: <Thermal Zone> on acpi0 acpi_tz1: <Thermal Zone> on acpi0 uart0: <16550 or compatible> port 0x3f8-0x3ff irq 4 flags 0x10 on acpi0 ppc1: <Parallel port> port 0x378-0x37f irq 5 drq 3 on acpi0 ppc1: Generic chipset (NIBBLE-only) in COMPATIBLE mode ppbus0: <Parallel port bus> on ppc1 lpt0: <Printer> on ppbus0 lpt0: Interrupt-driven port ppi0: <Parallel I/O> on ppbus0 atkbdc0: <Keyboard controller (i8042)> at port 0x60,0x64 on isa0 atkbd0: <AT Keyboard> irq 1 on atkbdc0 kbd0 at atkbd0 atkbd0: [GIANT-LOCKED] atkbdc0: non-PNP ISA device will be removed from GENERIC in FreeBSD 12. coretemp0: <CPU On-Die Thermal Sensors> on cpu0 est0: <Enhanced SpeedStep Frequency Control> on cpu0 Timecounters tick every 1.000 msec ugen0.1: <Intel EHCI root HUB> at usbus0 ugen1.1: <Intel EHCI root HUB> at usbus1 uhub0: <Intel EHCI root HUB, class 9/0, rev 2.00/1.00, addr 1> on usbus0 uhub1: <Intel EHCI root HUB, class 9/0, rev 2.00/1.00, addr 1> on usbus1 uhub0: 2 ports with 2 removable, self powered uhub1: 2 ports with 2 removable, self powered ugen0.2: <vendor 0x8087 product 0x0024> at usbus0 uhub2 on uhub0 uhub2: <vendor 0x8087 product 0x0024, class 9/0, rev 2.00/0.00, addr 2> on usbus0 ugen1.2: <vendor 0x8087 product 0x0024> at usbus1 uhub3 on uhub1 uhub3: <vendor 0x8087 product 0x0024, class 9/0, rev 2.00/0.00, addr 2> on usbus1 uhub2: 4 ports with 4 removable, self powered uhub3: 6 ports with 6 removable, self powered ada0 at ata3 bus 0 scbus1 target 0 lun 0 ada0: <ST3200822A 3.01> ATA-6 device ada0: Serial Number 5LJ0FF5Y ada0: 150.000MB/s transfers (SATA 1.x, UDMA5, PIO 8192bytes) ada0: 190781MB (390719855 512 byte sectors) WARNING: WITNESS option enabled, expect reduced performance. Trying to mount root from ufs:/dev/ada0s1a [rw]... lo0: link state changed to UP re0: link state changed to DOWN re0: link state changed to UP e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. e1000_check_for_link_82575 e1000_get_pcs_speed_and_duplex_82575 e1000_config_fc_after_link_up_generic PCS Auto Neg has not completed. pflog0: promiscuous mode enabled lock order reversal: 1st 0xfffffe0000ed1a80 bufwait (bufwait) @ /usr/src/sys/kern/vfs_bio.c:3916 2nd 0xfffff80003aefa00 dirhash (dirhash) @ /usr/src/sys/ufs/ufs/ufs_dirhash.c:289 stack backtrace: #0 0xffffffff80c04283 at witness_debugger+0x73 #1 0xffffffff80c04104 at witness_checkorder+0xe34 #2 0xffffffff80ba1988 at _sx_xlock+0x68 #3 0xffffffff80ec68cd at ufsdirhash_add+0x3d #4 0xffffffff80ec979f at ufs_direnter+0x49f #5 0xffffffff80ed1c39 at ufs_mkdir+0x8b9 #6 0xffffffff81203469 at VOP_MKDIR_APV+0xd9 #7 0xffffffff80c7f2aa at kern_mkdirat+0x1ca #8 0xffffffff810809c1 at amd64_syscall+0x281 #9 0xffffffff8105a54d at fast_syscall_common+0x101 bridge0: Ethernet address: 02:87:97:32:96:00 bridge0: changing name to 'virbr-hostnet' tap0: Ethernet address: 00:bd:39:38:f7:00 tap0: link state changed to UP tap0: changing name to 'virbr-honet-nic' virbr-hostnet: link state changed to UP virbr-honet-nic: promiscuous mode enabled virbr-honet-nic: link state changed to DOWN virbr-hostnet: link state changed to DOWN bridge1: Ethernet address: 02:87:97:32:96:01 bridge1: changing name to 'virbr0' tap1: Ethernet address: 00:bd:29:3d:f7:01 tap1: link state changed to UP tap1: changing name to 'virbr0-nic' virbr0: link state changed to UP virbr0-nic: promiscuous mode enabled virbr0-nic: link state changed to DOWN virbr0: link state changed to DOWN
signature.asc
Description: PGP signature